Filtros : "FPGA" Removido: "CIRCUITOS FPGA" Limpar

Filtros



Refine with date range


  • Unidade: EESC E ICMC

    Subjects: ALGORITMOS GENÉTICOS, HARDWARE, SOFTWARES

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      RODRIGUES, Bernardo Cardoso. Algoritmos genéticos como ferramenta de otimização multiobjetivo no contexto de co-projeto hardware/software. 2018. Trabalho de Conclusão de Curso (Graduação) – , Universidade de São Paulo, São Carlos, 2018. Disponível em: https://bdta.abcd.usp.br/directbitstream/9dd6c84a-4ecb-4ecb-8e97-64d72dc7a64a/Rodrigues_Bernardo.pdf. Acesso em: 28 abr. 2026.
    • APA

      Rodrigues, B. C. (2018). Algoritmos genéticos como ferramenta de otimização multiobjetivo no contexto de co-projeto hardware/software (Trabalho de Conclusão de Curso (Graduação). , Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/9dd6c84a-4ecb-4ecb-8e97-64d72dc7a64a/Rodrigues_Bernardo.pdf
    • NLM

      Rodrigues BC. Algoritmos genéticos como ferramenta de otimização multiobjetivo no contexto de co-projeto hardware/software [Internet]. 2018 ;[citado 2026 abr. 28 ] Available from: https://bdta.abcd.usp.br/directbitstream/9dd6c84a-4ecb-4ecb-8e97-64d72dc7a64a/Rodrigues_Bernardo.pdf
    • Vancouver

      Rodrigues BC. Algoritmos genéticos como ferramenta de otimização multiobjetivo no contexto de co-projeto hardware/software [Internet]. 2018 ;[citado 2026 abr. 28 ] Available from: https://bdta.abcd.usp.br/directbitstream/9dd6c84a-4ecb-4ecb-8e97-64d72dc7a64a/Rodrigues_Bernardo.pdf
  • Unidade: EESC

    Subjects: CIRCUITOS LÓGICOS, PROGRAMAÇÃO GENÉTICA

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      PEDRINO, Emerson Carlos. Sistema automático para geração de circuitos lógicos utilizando programação genética cartesiana. 2016. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2016. Disponível em: https://bdta.abcd.usp.br/directbitstream/7ba5c226-4341-47ab-b9b3-e90a46919db9/Pedrino_Emerson_Carlos_tcc.pdf. Acesso em: 28 abr. 2026.
    • APA

      Pedrino, E. C. (2016). Sistema automático para geração de circuitos lógicos utilizando programação genética cartesiana (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/7ba5c226-4341-47ab-b9b3-e90a46919db9/Pedrino_Emerson_Carlos_tcc.pdf
    • NLM

      Pedrino EC. Sistema automático para geração de circuitos lógicos utilizando programação genética cartesiana [Internet]. 2016 ;[citado 2026 abr. 28 ] Available from: https://bdta.abcd.usp.br/directbitstream/7ba5c226-4341-47ab-b9b3-e90a46919db9/Pedrino_Emerson_Carlos_tcc.pdf
    • Vancouver

      Pedrino EC. Sistema automático para geração de circuitos lógicos utilizando programação genética cartesiana [Internet]. 2016 ;[citado 2026 abr. 28 ] Available from: https://bdta.abcd.usp.br/directbitstream/7ba5c226-4341-47ab-b9b3-e90a46919db9/Pedrino_Emerson_Carlos_tcc.pdf
  • Unidade: EESC

    Subjects: JAVA, SISTEMAS EMBUTIDOS, ULTRASSONOGRAFIA DOPPLER, ULTRASSONOGRAFIA, VHDL

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      BRANDOLIM, Rinaldo. Sistema embarcado de ultra-som com doppler pulsado: desenvolvimento das interfaces. 2007. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2007. Disponível em: https://bdta.abcd.usp.br/directbitstream/8589721d-ba68-4669-8bcf-e5710e902664/Brandolim_Rinaldo.pdf. Acesso em: 28 abr. 2026.
    • APA

      Brandolim, R. (2007). Sistema embarcado de ultra-som com doppler pulsado: desenvolvimento das interfaces (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/8589721d-ba68-4669-8bcf-e5710e902664/Brandolim_Rinaldo.pdf
    • NLM

      Brandolim R. Sistema embarcado de ultra-som com doppler pulsado: desenvolvimento das interfaces [Internet]. 2007 ;[citado 2026 abr. 28 ] Available from: https://bdta.abcd.usp.br/directbitstream/8589721d-ba68-4669-8bcf-e5710e902664/Brandolim_Rinaldo.pdf
    • Vancouver

      Brandolim R. Sistema embarcado de ultra-som com doppler pulsado: desenvolvimento das interfaces [Internet]. 2007 ;[citado 2026 abr. 28 ] Available from: https://bdta.abcd.usp.br/directbitstream/8589721d-ba68-4669-8bcf-e5710e902664/Brandolim_Rinaldo.pdf
  • Unidade: EESC

    Subjects: CIRCUITOS INTEGRADOS, HARDWARE, MICROPROCESSADORES, REDES LOCAIS DE COMPUTADORES

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      PASSOS JUNIOR, Gesner Orlandi. Placa de desenvolvimento de sistemas eletrônicos baseados em ARM e FPGA com interfaces Ethernet e GSM. 2007. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2007. Disponível em: https://bdta.abcd.usp.br/directbitstream/d42f1558-5762-495d-bdbf-38276ed9c24c/Passos_Junior_Gesner_Orlandi.pdf. Acesso em: 28 abr. 2026.
    • APA

      Passos Junior, G. O. (2007). Placa de desenvolvimento de sistemas eletrônicos baseados em ARM e FPGA com interfaces Ethernet e GSM (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/d42f1558-5762-495d-bdbf-38276ed9c24c/Passos_Junior_Gesner_Orlandi.pdf
    • NLM

      Passos Junior GO. Placa de desenvolvimento de sistemas eletrônicos baseados em ARM e FPGA com interfaces Ethernet e GSM [Internet]. 2007 ;[citado 2026 abr. 28 ] Available from: https://bdta.abcd.usp.br/directbitstream/d42f1558-5762-495d-bdbf-38276ed9c24c/Passos_Junior_Gesner_Orlandi.pdf
    • Vancouver

      Passos Junior GO. Placa de desenvolvimento de sistemas eletrônicos baseados em ARM e FPGA com interfaces Ethernet e GSM [Internet]. 2007 ;[citado 2026 abr. 28 ] Available from: https://bdta.abcd.usp.br/directbitstream/d42f1558-5762-495d-bdbf-38276ed9c24c/Passos_Junior_Gesner_Orlandi.pdf

Biblioteca Digital de Trabalhos Acadêmicos da Universidade de São Paulo     2012 - 2026