Exportar registro bibliográfico

Planejamento de testes automatizados de placas eletrônicas (2020)

  • Authors:
  • Autor USP: LIMA, MATHEUS SILVA - EESC
  • Unidade: EESC
  • Sigla do Departamento: SEL
  • Subjects: CIRCUITOS ELETRÔNICOS; ELETRÔNICA
  • Keywords: Giga de testes.; Trabalho acadêmico.
  • Language: Português
  • Abstract: A automação de processos traz rapidez e maior confiabilidade às operações e, por esse motivo, numa produção de média escala de um produto que porta 5 PCBs, decidiu-se desenvolver uma Giga de testes. O projeto, denominado Test Fixture, é de alta complexidade mecânica, eletrônia e computacional. Este trabalho se restringe a descrição da parte eletrônica, detalhando toda a rotina de testes necessários para validação dos hardwares com a finalidade de dar procedimento aos demais esforços, uma vez que, se algum teste não puder ser executado, alguma alteração nas PCBs deve ser feita anteriormente ao desenvolvimento da mecânica. Ao estruturar os testes, elabora-se em conjunto circuitos auxiliares para execução destes, projetando assim o esquemático das placas auxiliares de testes. Para cada PCB, foi estudado o circuito eletrônico e a possibilidade de uso dos test points já distribuidos para realizar excitações externas e medições em pontos estratégicos do hardware. Também foi necessário o detalhamento das ligações nas placas auxiliares para que o projetista pudesse desenvolver o layout. A metodologia se mostrou adequada: foram observados diversos test points em excesso nos circuitos e a carência de alguns pontos para medição, supridos pelo uso de aparelhos especiais conectados a pinos de componentes como CIs, transistores e conectores. Optou-se por arquivar as sugestões de alterações para a próxima versão de PCB, uma vez que a realização dos testes essenciais não está comprometida.
  • Imprenta:

  • Download do texto completo

    Tipo Nome Link
    Versão Publicada Lima_Matheus_Silva.pdf Direct link
    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas

    • ABNT

      LIMA, Matheus Silva. Planejamento de testes automatizados de placas eletrônicas. 2020. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2020. Disponível em: https://bdta.abcd.usp.br/directbitstream/7b943ca1-30f5-46a4-961c-5e9513cab4a7/Lima_Matheus_Silva.pdf. Acesso em: 17 mar. 2025.
    • APA

      Lima, M. S. (2020). Planejamento de testes automatizados de placas eletrônicas (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/7b943ca1-30f5-46a4-961c-5e9513cab4a7/Lima_Matheus_Silva.pdf
    • NLM

      Lima MS. Planejamento de testes automatizados de placas eletrônicas [Internet]. 2020 ;[citado 2025 mar. 17 ] Available from: https://bdta.abcd.usp.br/directbitstream/7b943ca1-30f5-46a4-961c-5e9513cab4a7/Lima_Matheus_Silva.pdf
    • Vancouver

      Lima MS. Planejamento de testes automatizados de placas eletrônicas [Internet]. 2020 ;[citado 2025 mar. 17 ] Available from: https://bdta.abcd.usp.br/directbitstream/7b943ca1-30f5-46a4-961c-5e9513cab4a7/Lima_Matheus_Silva.pdf

    Últimas obras dos mesmos autores vinculados com a USP cadastradas na BDPI:

    Biblioteca Digital de Trabalhos Acadêmicos da Universidade de São Paulo     2012 - 2025