Design and analysis of divide-by-1.5/2 prescalers (2024)
- Authors:
- Autor USP: FRANCK, LUCAS DAUDT - EESC
- Unidade: EESC
- Sigla do Departamento: SEL
- Subjects: CIRCUITOS DIGITAIS; WIRELESS; SINTETIZADOR
- Keywords: Divisor de frequência fracionário.; Dupla taxa de dados.; Circuito digital de alta velocidade.
- Language: Inglês
- Abstract: Os sintetizadores de frequência são componentes fundamentais dos modernos sistemas de comunicação sem fio, sendo responsáveis por gerar sinais com frequências configuráveis empregados na seleção dos canais de comunicação. Diversas técnicas são continuamente desenvolvidas para melhorar o desempenho desses blocos, que são avaliados primariamente quanto ao consumo de potência, à máxima frequência de operação e ao ruído de fase. Divisores de frequência fracionários são uma abordagem eficaz para minimizar o ruído de fase através da redução do erro de quantização do divisor no laço de realimentação. As implementações tradicionais de divisores fracionários são comumente baseadas em técnicas de comutação de fase, interpolação de fase ou em dispositivos sensíveis a dupla borda. Embora já validadas, essas técnicas apresentam frequência máxima de operação limitada e elevado consumo de energia. Nesse contexto, o presente trabalho apresenta novos circuitos divisores de frequência com módulo configurável de 1,5 ou 2 baseados na técnica de dupla taxa de dados (DDR) e projetados no processo CMOS de 65 nm da TSMC. Resultados de simulação demonstram que a técnica DDR pode aumentar a frequência máxima de operação do divisor em até 3,3x em comparação a um circuito equivalente implementado com flip-flops sensíveis a dupla borda. Adicionalmente, é apresentada uma nova abordagem de DDR balanceado, que permite uma redução de 32% no consumo de energia, um aumento de 4x na velocidade máxima de operação e uma redução significativa da modulação de período de saída verificada nas simulações das outras topologias.
- Imprenta:
- Publisher place: São Carlos
- Date published: 2024
-
ABNT
FRANCK, Lucas Daudt. Design and analysis of divide-by-1.5/2 prescalers. 2024. Trabalho de Conclusão de Curso (Graduação) – Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos, 2024. Disponível em: https://bdta.abcd.usp.br/directbitstream/12337fe4-f761-464f-bdfc-9f9bd08b82d2/Franck_Lucas_Daudt_tcc.pdf. Acesso em: 22 mar. 2025. -
APA
Franck, L. D. (2024). Design and analysis of divide-by-1.5/2 prescalers (Trabalho de Conclusão de Curso (Graduação). Escola de Engenharia de São Carlos, Universidade de São Paulo, São Carlos. Recuperado de https://bdta.abcd.usp.br/directbitstream/12337fe4-f761-464f-bdfc-9f9bd08b82d2/Franck_Lucas_Daudt_tcc.pdf -
NLM
Franck LD. Design and analysis of divide-by-1.5/2 prescalers [Internet]. 2024 ;[citado 2025 mar. 22 ] Available from: https://bdta.abcd.usp.br/directbitstream/12337fe4-f761-464f-bdfc-9f9bd08b82d2/Franck_Lucas_Daudt_tcc.pdf -
Vancouver
Franck LD. Design and analysis of divide-by-1.5/2 prescalers [Internet]. 2024 ;[citado 2025 mar. 22 ] Available from: https://bdta.abcd.usp.br/directbitstream/12337fe4-f761-464f-bdfc-9f9bd08b82d2/Franck_Lucas_Daudt_tcc.pdf
Download do texto completo
Tipo | Nome | Link | |
---|---|---|---|
Franck_Lucas_Daudt_tcc.pd... | Direct link |
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas